• Product
  • Suppliers
  • Manufacturers
  • Solutions
  • Free tools
  • Knowledges
  • Experts
  • Communities
Search


Quy trình làm việc của công cụ trích xuất tự động cho các tham số EKV đơn giản

IEEE Xplore
IEEE Xplore
Trường dữ liệu: Tiêu chuẩn Điện
0
Canada

Nhu cầu ngày càng tăng về hiệu suất cao và hiệu quả năng lượng trong các bộ tăng tốc Mạng Nơ-ron Nhân tạo (ANNs) đã thúc đẩy sự phát triển của nhiều loại mạch tích hợp chuyên dụng (ASICs). Ngoài ra, việc triển khai nhanh chóng các thiết bị IoT tiêu thụ điện năng thấp đòi hỏi tính toán hiệu quả cao, do đó thúc đẩy nhu cầu tìm kiếm các giải pháp phần cứng tiêu thụ điện năng thấp trong các lĩnh vực khác nhau. Bài báo này đề xuất một bộ tăng tốc không gian được mở rộng theo miền thời gian sử dụng bộ chuyển đổi số-thời gian (DTC) siêu tiết kiệm điện trong khi chiếm diện tích hoạt động là 0,201 mm2. DTC được đề xuất được thực hiện bằng cách sử dụng mạch Laddered, Inverter (LI), tiêu thụ ít điện năng hơn 3  ×  so với DTC dựa trên inverter truyền thống và cung cấp hiệu suất đáng tin cậy qua các góc quy trình, điện áp cung cấp, và biến đổi nhiệt độ. Kết quả sau tổng hợp trong CMOS 65nm cho thấy lõi được đề xuất đạt hiệu suất năng lượng vượt trội là 116 TOPS/W,吞吐量为 4 GOPS,面积效率为 20 GOPS/mm²。与之前的时间域加速器相比,所提出的内核提高了 2.4 到 47 倍的能效。

来源:IEEE Xplore

声明:尊重原创,好文章值得分享,如有侵权请联系删除。

似乎在翻译过程中出现了错误,我将重新翻译以确保准确性,并保持原文格式不变。

Nhu cầu ngày càng tăng về hiệu suất cao và hiệu quả năng lượng trong các bộ tăng tốc Mạng Nơ-ron Nhân tạo (ANNs) đã thúc đẩy sự phát triển của nhiều loại mạch tích hợp chuyên dụng (ASICs). Ngoài ra, việc triển khai nhanh chóng các thiết bị IoT tiêu thụ điện năng thấp đòi hỏi tính toán hiệu quả cao, do đó thúc đẩy nhu cầu tìm kiếm các giải pháp phần cứng tiêu thụ điện năng thấp trong các lĩnh vực khác nhau. Bài báo này đề xuất một bộ tăng tốc không gian được mở rộng theo miền thời gian sử dụng bộ chuyển đổi số-thời gian (DTC) siêu tiết kiệm điện trong khi chiếm diện tích hoạt động là 0,201 mm2. DTC được đề xuất được thực hiện bằng cách sử dụng mạch Laddered, Inverter (LI), tiêu thụ ít điện năng hơn 3  ×  so với DTC dựa trên inverter truyền thống và cung cấp hiệu suất đáng tin cậy qua các góc quy trình, điện áp cung cấp, và biến đổi nhiệt độ. Kết quả sau tổng hợp trong CMOS 65nm cho thấy lõi được đề xuất đạt hiệu suất năng lượng vượt trội là 116 TOPS/W, thông lượng là 4 GOPS, và hiệu suất diện tích là 20 GOPS/mm2. Lõi được đề xuất cải thiện hiệu suất năng lượng từ 2.4 đến 47  ×  so với các bộ tăng tốc miền thời gian trước đây.

Nguồn: IEEE Xplore

Tuyên bố: Tôn trọng bản gốc, bài viết tốt đáng chia sẻ, nếu có vi phạm bản quyền xin vui lòng liên hệ để xóa.

Đóng góp và khuyến khích tác giả!
Đề xuất
Yêu cầu
Tải xuống
Lấy Ứng Dụng IEE Business
Sử dụng ứng dụng IEE-Business để tìm thiết bị lấy giải pháp kết nối với chuyên gia và tham gia hợp tác ngành nghề mọi lúc mọi nơi hỗ trợ toàn diện phát triển dự án điện và kinh doanh của bạn