Dengan meningkatnya permintaan untuk paparan yang transparan/fleksibel, sensor kesihatan, dan robotik, terdapat keperluan untuk memajukan pembangunan pengeluaran transistor lapis nipis (TFT) dan litar berskala besar. Kertas ini telah mencadangkan IGZO-TFT-PDK untuk membantu pendidik dan komuniti penyelidikan mengeksplorasi ruang reka bentuk litar peranti IGZO-TFT gerbang ganda. Untuk menyelesaikan masalah variasi arus yang disebabkan oleh daya tegangan dalam peranti IGZO-TFT, peranti serba arah dan templat susun aturannya dengan metodologi pemulihan yang mengurangkan variasinya dicadangkan. Templat susun atur juga dicadangkan untuk mempercepatkan aliran pembangunan reka bentuk litar analog dan digital IGZO-TFT. Berdasarkan templat susun atur yang dicadangkan, pustaka sel piawai yang tidak sensitif terhadap daya tegangan dicadangkan. Kami telah melaksanakan penambah 32-bit pemilihan hantaran untuk mengesahkan kelayakan pustaka sel piawai.
Sumber: IEEE Xplore
Penyataan: Hormati asal, artikel yang baik layak dikongsi, jika terdapat pelanggaran hak cipta silakan hubungi untuk dihapus.