С бързото развитие на електронната индустрия, различни прибори и месури се използват широко в индустриалното управление и всички аспекти на обществения живот. Едновременно, изискванията за надеждността на приборите стават все по-високи, и електроизмервателните уреди не са изключение. Изискванията за надеждността на електроизмервателните уреди са определени в техническите стандарти за умни броячи.
Тези стандарти предвиждат, че средният срок на ползване на електроизмервателните уреди трябва да е не по-малко от десет години, което прави проектирането на надеждност особено важно в процеса на разработка. Вероятността за изпълнение на необходимите функции при определени условия и в определен период от време се нарича Средно Време Между Повреждания (MTBF), или средно време между повреждания. MTBF е общо мярка за оценка на надеждността. Целта на проектирането на надеждността за електроизмервателните уреди е да увеличат MTBF на продукта и да гарантират нормална работа.
1. Проектиране на хардуерна надеждност
Проектиране за подаване на питание и подаване на помехи за електроизмервателни уреди
Според анализ на инженерните статистически данни, 70% от помехите в системите на електроизмервателните уреди влизат през източника на питание. Затова, подобряването на качеството на питанието има голямо значение за надеждната работа на цялата система. Тъй като системата обикновено се пита от основната мрежа, анти-помеховото проектиране за източника на питание се фокусира главно върху филтрирането на входния порт и подаването на преходни помехи.
2. Проектиране на заземяване за електроизмервателни уреди
Проектирането на системата за заземяване直接影响了整个产品的抗干扰能力。良好的接地设计可以阻挡外部环境的干扰,并有效抑制内部耦合噪声。考虑以下两个方面可以提高系统的可靠性:
数字地和模拟地由于数字信号具有尖锐的边沿,因此数字电路中的电流表现出脉冲变化。因此,在电表系统中,模拟地和数字地应分开设计,仅在一点连接。电路板上的模拟电路和数字电路应分别连接到各自的“地”。这样可以有效地防止数字电路的脉冲地电流通过共用地阻抗耦合到模拟电路中,形成瞬态干扰。当系统中存在高频大信号时,这种干扰更加显著。
单点与多点接地在低频系统中,接地通常采用并联单点接地和串联单点接地相结合的方式以提高性能。并联单点接地是指将多个模块的地线在一处连接在一起,每个模块的地电位与其自身的电流和电阻有关。其优点是没有共地线电阻引起的耦合干扰;缺点是地线使用过多。
系列单点接地意味着多个模块共享同一段地线。由于地线的等效电阻会产生电压降,不同模块的连接点相对于大地具有不同的电位。任何模块中的电流变化都会影响地电位,改变电路输出,并导致共地线电阻引起的耦合干扰。这种方法布线简单。高频系统中常用多点接地,每个模块的地线尽可能靠近地线母线连接。其优点是地线短、阻抗低,消除了共地线阻抗引起的干扰噪声。
3.电表隔离设计
隔离设计的主要目标之一是将噪声源与敏感电路隔离开来。隔离设计的特点是电表与其工作环境之间保持信号通信,但没有直接的电气交互。主要实现方法包括变压器隔离、光电隔离、继电器隔离、隔离放大器和布局隔离。
变压器隔离 脉冲变压器,匝数少,分布电容小(只有几皮法),初级/次级绕组绕在磁芯的相对侧,可以用作脉冲信号的隔离元件,实现数字信号隔离。
光电隔离 添加光耦合器可以抑制尖峰脉冲和各种噪声干扰。使用光电隔离确保主机系统与电表通信端口之间无电气交互,提高系统抗干扰性能。光耦合器可以隔离数字信号,但不适合模拟信号。常见的隔离模拟信号的方法有:A. 电压-频率转换后光电隔离,电路复杂;B. 差分放大器,隔离电压较低;C. 隔离放大器,性能好但价格昂贵。
继电器隔离 由于继电器的线圈和触点之间没有电气连接,线圈可以接收信号,而触点传输信号,有效解决了强弱电信号相互作用的问题,实现了干扰隔离。
布局隔离 通过PCB布局实现隔离,主要是将强弱电电路分离。
4. 电表印刷电路板(PCB)抗干扰设计
印刷电路板是电路组件的载体,提供它们之间的电气连接。PCB设计的质量直接影响系统的抗干扰能力。PCB设计遵循的一般原则包括:
将晶振尽可能靠近中央处理器(CPU)引脚放置。接地并固定其金属外壳,然后用接地线隔离时钟区域——这种方法可以避免许多难以解决的问题;
为CPU使用较低频率的晶体,并在满足系统性能要求的情况下尽量使数字电路变慢;
未使用的CPU输入/输出端口不应悬空,应连接到系统电源或地,其他芯片也是如此;
尽量缩短高频组件之间的走线长度。将输入和输出功能组件保持远距离,不要将易受干扰的组件放得太近;
避免在低频和弱信号电路中形成电流环路。如果无法避免,则应尽量减小环路面积以减少感应噪声;
避免系统布线中的90度弯角,以防高频噪声发射;
系统中的输入和输出线应避免平行布置。在两根导体之间添加一根地线,可以有效防止感性耦合。
5. 软件可靠性设计
5.1 电表数字滤波设计
目前,各种测量IC广泛应用于电表中。中央处理器通过串行外设接口(SPI)或通用异步收发器(UART)与这些测量芯片通信,以获取电力系统的参数。如果总线受到干扰或测量芯片运行异常,中央处理器将接收到错误数据。
因此,加入软件滤波非常重要。对于普通电力参数,可以采用平均法:采集五到六个数据点,去除最大值和最小值,然后计算平均值。对于能量数据,根据仪表的额定工作环境估算单位时间内的动态范围;如果出现异常能量数据,软件可以丢弃该数据集。其他方法包括中值滤波、算术平均和一阶低通滤波。实践证明,使用软件滤波可以最大限度地提高参数读数的可靠性。
5.2 电表数据冗余设计
为了提高系统可靠性,系统设置参数和校准参数可以采用多重备份设计。如果一组数据损坏,可以激活另一组备份数据。为了确保数据安全并在误操作下增加数据存活概率,应将几个数据集分散存储。
5.3 电表数据验证和操作冗余设计
当中央处理器将设置或校准参数写入内存时,干扰可能导致写入错误数据,但处理器无法确定所写数据的正确性。为了确保正确写入数据,软件设计对要写入的数据进行“校验和”计算,并将校验和与数据一起存储。每次写操作后执行一次读操作,并将读取数据的校验和与存储的校验和进行比较。如果不匹配,则重复写操作,直到数据正确写入。如果重试次数超过限制,则显示写入错误。**请注意,您提供的原文中包含了一些中文内容,这可能是一个错误。以下是翻译成保加利亚语的部分:**
Проектирането на системата за заземяване влияе пряко върху цялостната способност на продукта да противодейства на помехите. Добра концепция може да блокира външните околни помехи и да подави ефективно вътрешните куплирувани шумове. Разглеждането на следните два аспекта може да подобри надеждността на системата: Цифрово и аналогово заземяване: Отговорните ръбове на цифровите сигнали водят до пулсиращи промени в тока на цифровите вериги. Затова, в системите за електроизмервателни уреди, аналоговото и цифровото заземяване трябва да бъдат проектирани отделно, свързани само в една точка. Аналоговите и цифровите вериги на платата трябва да бъдат свързани със съответните „земи“. Това предотвратява ефективно пулсиращия заземен ток на цифровата верига да се куплирува в аналоговата верига чрез споделена импеданс на заземяване, формирайки преходни помехи. Когато в системата съществуват високочестотни големи сигнали, този вид помехи стават още по-значителни. Едно- и много-точково заземяване: В ниско-честотни системи, заземяването обикновено комбинира паралелно едно-точково заземяване с сериозно едно-точково заземяване, за да подобри производителността. Паралелното едно-точково заземяване означава свързването на многобройни модулни заземни жици заедно в една точка, където потенциалът на заземяване на всеки модул е свързан със собствения му ток и съпротивление. Преимуществото му е липсата на куплируващи помехи от общата съпротивителност на заземната жица; недостатъкът е излишното използване на заземни жици. Сериозното едно-точково заземяване означава, че многобройни модули споделят един и същ сегмент от заземната жица. Тъй като еквивалентната съпротивителност на заземната жица създава нападания, точки на свързване на различните модули имат различни потенциали относно земята. Промените в тока на всеки модул влияят на потенциала на заземяване, променят изхода на веригата и причиняват куплируващи помехи от общата съпротивителност на заземната жица. Този метод разполага с проста проводка. Много-точковото заземяване е обикновено използвано в високо-честотни системи, където заземната жица на всеки модул е свързана колкото е възможно по-близо до заземната шина. Преимуществата му включват кратки заземни жици, ниска импеданс и елиминиране на шумови помехи, причинени от общата съпротивителност на заземната жица. 3. Проектиране на изолация за електроизмервателни уреди Основната цел на проектирането на изолацията е да раздели източниците на шум от чувствителните вериги. Характеристиката на проектирането на изолацията е, че електроизмервателният уред поддържа сигнална комуникация с работната си среда без директно електрическо взаимодействие. Основните методи за реализация включват трансформаторна изолация, оптоизолация, релейна изолация, изолационни усилители и изолация на разположение. Трансформаторна изолация: Пулсни трансформатори, с малко витка, малка разпределена капацитет (само няколко пикофарада) и первични/вторични обмотки, намотени на противоположни страни на ядрото, могат да служат като компоненти за изолация на пулсни сигнали, осъществявайки изолация на цифрови сигнали. Оптоизолация: Добавяне на оптокупла може да подави пикови пулси и различни помехи. Използването на оптоизолация гарантира, че няма електрическо взаимодействие между основната компютърна система и комуникационния порт на електроизмервателния уред, подобрявайки анти-помеховата производителност на системата. Оптокупли могат да изолират цифрови сигнали, но не са подходящи за аналогови сигнали. Общи методи за изолация на аналогови сигнали включват: A. Преобразуване на напрежение в честота, последвано от оптоизолация, което води до сложни вериги; B. Диференциални усилители, които предлагат по-ниско изолационно напрежение; C. Изолационни усилители, които работят добре, но са скъпи. Релейна изолация: Тъй като няма електрическо свързване между обмотката и контактите на реле, обмотката може да приема сигнали, докато контактите ги предават, решавайки проблема с взаимодействието на силни и слаби електрически сигнали и осъществявайки изолация от помехи. Изолация на разположение: Осъществяване на изолация чрез разположение на PCB, основно разделяйки силни и слаби електрически вериги. 4. Проектиране на анти-помехова печатна плата (PCB) за електроизмервателни уреди Печатната плата служи като носител на компонентите на веригата и предоставя електрически свързания между тях. Качеството на проектирането на PCB直接影响了系统的抗干扰能力。PCB设计遵循的一般原则包括:
将晶振尽可能靠近中央处理器(CPU)引脚放置。接地并固定其金属外壳,然后用接地线隔离时钟区域——这种方法可以避免许多难以解决的问题;
为CPU使用较低频率的晶体,并在满足系统性能要求的情况下尽量使数字电路变慢;
未使用的CPU输入/输出端口不应悬空,应连接到系统电源或地,其他芯片也是如此;
尽量缩短高频组件之间的走线长度。将输入和输出功能组件保持远距离,不要将易受干扰的组件放得太近;
避免在低频和弱信号电路中形成电流环路。如果无法避免,则应尽量减小环路面积以减少感应噪声;
避免系统布线中的90度弯角,以防高频噪声发射;
系统中的输入和输出线应避免平行布置。在两根导体之间添加一根地线,可以有效防止感性耦合。
5. 软件可靠性设计
5.1 电表数字滤波设计
目前,各种测量IC广泛应用于电表中。中央处理器通过串行外设接口(SPI)或通用异步收发器(UART)与这些测量芯片通信,以获取电力系统的参数。如果总线受到干扰或测量芯片运行异常,中央处理器将接收到错误数据。
因此,加入软件滤波非常重要。对于普通电力参数,可以采用平均法:采集五到六个数据点,去除最大值和最小值,然后计算平均值。对于能量数据,根据仪表的额定工作环境估算单位时间内的动态范围;如果出现异常能量数据,软件可以丢弃该数据集。其他方法包括中值滤波、算术平均和一阶低通滤波。实践证明,使用软件滤波可以最大限度地提高参数读数的可靠性。
5.2 电表数据冗余设计
为了提高系统可靠性,系统设置参数和校准参数可以采用多重备份设计。如果一组数据损坏,可以激活另一组备份数据。为了确保数据安全并在误操作下增加数据存活概率,应将几个数据集分散存储。
5.3 电表数据验证和操作冗余设计
当中央处理器将设置或校准参数写入内存时,干扰可能导致写入错误数据,但处理器无法确定所写数据的正确性。为了确保正确写入数据,软件设计对要写入的数据进行“校验和”计算,并将校验和与数据一起存储。每次写操作后执行一次读操作,并将读取数据的校验和与存储的校验和进行比较。如果不匹配,则重复写操作,直到数据正确写入。如果重试次数超过限制,则显示写入错误。**请注意,您提供的原文中包含了一些中文内容,这可能是一个错误。以下是翻译成保加利亚语的部分:**
Качеството на проектирането на печатната плата (PCB)直接影响了系统的抗干扰能力。PCB设计遵循的一般原则包括:
将晶振尽可能靠近中央处理器(CPU)引脚放置。接地并固定其金属外壳,然后用接地线隔离时钟区域——这种方法可以避免许多难以解决的问题;
为CPU使用较低频率的晶体,并在满足系统性能要求的情况下尽量使数字电路变慢;
未使用的CPU输入/输出端口不应悬空,应连接到系统电源或地,其他芯片也是如此;
尽量缩短高频组件之间的走线长度。将输入和输出功能组件保持远距离,不要将易受干扰的组件放得太近;
避免在低频和弱信号电路中形成电流环路。如果无法避免,则应尽量减小环路面积以减少感应噪声;
避免系统布线中的90度弯角,以防高频噪声发射;
系统中的输入和输出线应避免平行布置。在两根导体之间添加一根地线,可以有效防止感性耦合。
5. 软件可靠性设计
5.1 电表数字滤波设计
目前,各种测量IC广泛应用于电表中。中央处理器通过串行外设接口(SPI)或通用异步收发器(UART)与这些测量芯片通信,以获取电力系统的参数。如果总线受到干扰或测量芯片运行异常,中央处理器将接收到错误数据。
因此,加入软件滤波非常重要。对于普通电力参数,可以采用平均法:采集五到六个数据点,去除最大值和最小值,然后计算平均值。对于能量数据,根据仪表的额定工作环境估算单位时间内的动态范围;如果出现异常能量数据,软件可以丢弃该数据集。其他方法包括中值滤波、算术平均和一阶低通滤波。实践证明,使用软件滤波可以最大限度地提高参数读数的可靠性。
5.2 电表数据冗余设计
为了提高系统可靠性,系统设置参数和校准参数可以采用多重备份设计。如果一组数据损坏,可以激活另一组备份数据。为了确保数据安全并在误操作下增加数据存活概率,应将几个数据集分散存储。
5.3 电表数据验证和操作冗余设计
当中央处理器将设置或校准参数写入内存时,干扰可能导致写入错误数据,但处理器无法确定所写数据的正确性。为了确保正确写入数据,软件设计对要写入的数据进行“校验和”计算,并将校验和与数据一起存储。每次写操作后执行一次读操作,并将读取数据的校验和与存储的校验和进行比较。如果不匹配,则重复写操作,直到数据正确写入。如果重试次数超过限制,则显示写入错误。**请注意,您提供的原文中包含了一些中文内容,这可能是一个错误。以下是翻译成保加利亚语的部分:**
Качеството на проектирането на печатната плата (PCB)直接影响了系统的抗干扰能力。PCB设计遵循的一般原则包括:
将晶振尽可能靠近中央处理器(CPU)引脚放置。接地并固定其金属外壳,然后用接地线隔离时钟区域——这种方法可以避免许多难以解决的问题;
为CPU使用较低频率的晶体,并在满足系统性能要求的情况下尽量使数字电路变慢;
未使用的CPU输入/输出端口不应悬空,应连接到系统电源或地,其他芯片也是如此;
尽量缩短高频组件之间的走线长度。将输入和输出功能组件保持远距离,不要将易受干扰的组件放得太近;
避免在低频和弱信号电路中形成电流环路。如果无法避免,则应尽量减小环路面积以减少感应噪声;
避免系统布线中的90度弯角,以防高频噪声发射;
系统中的输入和输出线应避免平行布置。在两根导体之间添加一根地线,可以有效防止感性耦合。
5. 软件可靠性设计
5.1 电表数字滤波设计
目前,各种测量IC广泛应用于电表中。中央处理器通过串行外设接口(SPI)或通用异步收发器(UART)与这些测量芯片通信,以获取电力系统的参数。如果总线受到干扰或测量芯片运行异常,中央处理器将接收到错误数据。
因此,加入软件滤波非常重要。对于普通电力参数,可以采用平均法:采集五到六个数据点,去除最大值和最小值,然后计算平均值。对于能量数据,根据仪表的额定工作环境估算单位时间内的动态范围;如果出现异常能量数据,软件可以丢弃该数据集。其他方法包括中值滤波、算术平均和一阶低通滤波。实践证明,使用软件滤波可以最大限度地提高参数读数的可靠性。
5.2 电表数据冗余设计
为了提高系统可靠性,系统设置参数和校准参数可以采用多重备份设计。如果一组数据损坏,可以激活另一组备份数据。为了确保数据安全并在误操作下增加数据存活概率,应将几个数据集分散存储。
5.3 电表数据验证和操作冗余设计
当中央处理器将设置或校准参数写入内存时,干扰可能导致写入错误数据,但处理器无法确定所写数据的正确性。为了确保正确写入数据,软件设计对要写入的数据进行“校验和”计算,并将校验和与数据一起存储。每次写操作后执行一次读操作,并将读取数据的校验和与存储的校验和进行比较。如果不匹配,则重复写操作,直到数据正确写入。如果重试次数超过限制,则显示写入错误。**请注意,您提供的原文中包含了一些中文内容,这可能是一个错误。以下是翻译成保加利亚语的部分:**
Качеството на проектирането на печатната плата (PCB)直接影响了系统的抗干扰能力。PCB设计遵循的一般原则包括:
将晶振尽可能靠近中央处理器(CPU)引脚放置。接地并固定其金属外壳,然后用接地线隔离时钟区域——这种方法可以避免许多难以解决的问题;
为CPU使用较低频率的晶体,并在满足系统性能要求的情况下尽量使数字电路变慢;
未使用的CPU输入/输出端口不应悬空,应连接到系统电源或地,其他芯片也是如此;
尽量缩短高频组件之间的走线长度。将输入和输出功能组件保持远距离,不要将易受干扰的组件放得太近;
避免在低频和弱信号电路中形成电流环路。如果无法避免,则应尽量减小环路面积以减少感应噪声;
避免系统布线中的90度弯角,以防高频噪声发射;
系统中的输入和输出线应避免平行布置。在两根导体之间添加一根地线,可以有效防止感性耦合。
5. 软件可靠性设计
5.1 电表数字滤波设计
目前,各种测量IC广泛应用于电表中。中央处理器通过串行外设接口(SPI)或通用异步收发器(UART)与这些测量芯片通信,以获取电力系统的参数。如果总线受到干扰或测量芯片运行异常,中央处理器将接收到错误数据。
因此,加入软件滤波非常重要。对于普通电力参数,可以采用平均法:采集五到六个数据点,去除最大值和最小值,然后计算平均值。对于能量数据,根据仪表的额定工作环境估算单位时间内的动态范围;如果出现异常能量数据,软件可以丢弃该数据集。其他方法包括中值滤波、算术平均和一阶低通滤波。实践证明,使用软件滤波可以最大限度地提高参数读数的可靠性。
5.2 电表数据冗余设计
为了提高系统可靠性,系统设置参数和校准参数可以采用多重备份设计。如果一组数据损坏,可以激活另一组备份数据。为了确保数据安全并在误操作下增加数据存活概率,应将几个数据集分散存储。
5.3 电表数据验证和操作冗余设计
当中央处理器将设置或校准参数写入内存时,干扰可能导致写入错误数据,但处理器无法确定所写数据的正确性。为了确保正确写入数据,软件设计对要写入的数据进行“校验和”计算,并将校验和与数据一起存储。每次写操作后执行一次读操作,并将读取数据的校验和与存储的校验和进行比较。如果不匹配,则重复写操作,直到数据正确写入。如果重试次数超过限制,则显示写入错误。**请注意,您提供的原文中包含了一些中文内容,这可能是一个错误。以下是翻译成保加利亚语的部分:**
Качеството на проектирането на печатната плата (PCB)直接影响了系统的抗干扰能力。PCB设计遵循的一般原则包括:
将晶振尽可能靠近中央处理器(CPU)引脚放置。接地并固定其金属外壳,然后用接地线隔离时钟区域——这种方法可以避免许多难以解决的问题;
为CPU使用较低频率的晶体,并在满足系统性能要求的情况下尽量使数字电路变慢;
未使用的CPU输入/输出端口不应悬空,应连接到系统电源或地,其他芯片也是如此;
尽量缩短高频组件之间的走线长度。将输入和输出功能组件保持远距离,不要将易受干扰的组件放得太近;
避免在低频和弱信号电路中形成电流环路。如果无法避免,则应尽量减小环路面积以减少感应噪声;
避免系统布线中的90度弯角,以防高频噪声发射;
系统中的输入和输出线应避免平行布置。在两根导体之间添加一根地线,可以有效防止感性耦合。
5. 软件可靠性设计
5.1 电表数字滤波设计
目前,各种测量IC广泛应用于电表中。中央处理器通过串行外设接口(SPI)或通用异步收发器(UART)与这些测量芯片通信,以获取电力系统的参数。如果总线受到干扰或测量芯片运行异常,中央处理器将接收到错误数据。
因此,加入软件滤波非常重要。对于普通电力参数,可以采用平均法:采集五到六个数据点,去除最大值和最小值,然后计算平均值。对于能量数据,根据仪表的额定工作环境估算单位时间内的动态范围;如果出现异常能量数据,软件可以丢弃该数据集。其他方法包括中值滤波、算术平均和一阶低通滤波。实践证明,使用软件滤波可以最大限度地提高参数读数的可靠性。
5.2 电表数据冗余设计
为了提高系统可靠性,系统设置参数和校准参数可以采用多重备份设计。如果一组数据损坏,可以激活另一组备份数据。为了确保数据安全并在误操作下增加数据存活概率,应将几个数据集分散存储。
5.3 电表数据验证和操作冗余设计
当中央处理器将设置或校准参数写入内存时,干扰可能导致写入错误数据,但处理器无法确定所写数据的正确性。为了确保正确写入数据,软件设计对要写入的数据进行“校验和”计算,并将校验和与数据一起存储。每次写操作后执行一次读操作,并将读取数据的校验和与存储的校验和进行比较。如果不匹配,则重复写操作,直到数据正确写入。如果重试次数超过限制,则显示写入错误。**请注意,您提供的原文中包含了一些中文内容,这可能是一个错误。以下是翻译成保加利亚语的部分:**
Качеството на проектирането на печатната плата (PCB)直接影响了系统的抗干扰能力。PCB设计遵循的一般原则包括:
将晶振尽可能靠近中央处理器(CPU)引脚放置。接地并固定其金属外壳,然后用接地线隔离时钟区域——这种方法可以避免许多难以解决的问题;
为CPU使用较低频率的晶体,并在满足系统性能要求的情况下尽量使数字电路变慢;
未使用的CPU输入/输出端口不应悬空,应连接到系统电源或地,其他芯片也是如此;
尽量缩短高频组件之间的走线长度。将输入和输出功能组件保持远距离,不要将易受干扰的组件放得太近;
避免在低频和弱信号电路中形成电流环路。如果无法避免,则应尽量减小环路面积以减少感应噪声;
避免系统布线中的90度弯角,以防高频噪声发射;
系统中的输入和输出线应避免平行布置。在两根导体之间添加一根地线,可以有效防止感性耦合。
5. 软件可靠性设计
5.1 电表数字滤波设计
目前,各种测量IC广泛应用于电表中。中央处理器通过串行外设接口(SPI)或通用异步收发器(UART)与这些测量芯片通信,以获取电力系统的参数。如果总线受到干扰或测量芯片运行异常,中央处理器将接收到错误数据。
因此,加入软件滤波非常重要。对于普通电力参数,可以采用平均法:采集五到六个数据点,去除最大值和最小值,然后计算平均值。对于能量数据,根据仪表的额定工作环境估算单位时间内的动态范围;如果出现异常能量数据,软件可以丢弃该数据集。其他方法包括中值滤波、算术平均和一阶低通滤波。实践证明,使用软件滤波可以最大限度地提高参数读数的可靠性。
5.2 电表数据冗余设计
为了提高系统可靠性,系统设置参数和校准参数可以采用多重备份设计。如果一组数据损坏,可以激活另一组备份数据。为了确保数据安全并在误操作下增加数据存活概率,应将几个数据集分散存储。
5.3 电表数据验证和操作冗余设计
当中央处理器将设置或校准参数写入内存时,干扰可能导致写入错误数据,但处理器无法确定所写数据的正确性。为了确保正确写入数据,软件设计对要写入的数据进行“校验和”计算,并将校验和与数据一起存储。每次写操作后执行一次读操作,并将读取数据的校验和与存储的校验和进行比较。如果不匹配,则重复写操作,直到数据