Ang kamakailang pagkakatuklas na ang input impedance ng mga digital impedance circuits ay naka-depidente sa external source impedance nangangailangan ng pagbuo ng bagong disenyo ng proseso upang tugunan ang mahalagang kumplikado ng pagkakatuklas na ito. Ang mga circuit na ito ay partikular na kapaki-pakinabang para sa pag-implementa ng mahirap na non-Foster impedances tulad ng negative capacitance. Kaya, isinasaalamin ang isang bagong disenyo ng proseso para sa digital impedance circuit kung saan ang mga coefficient ng stable digital filter ay inaasahang makalkula upang magbigay ng inaasahang halaga ng digital impedance sa dalawang napiling frequency, depende kung mayroong stable solution. Ang bagong disenyo ng proseso na ito ay eksplisit na tumutugon sa nabanggit na depindensiya sa external source impedance para sa mga digital impedance circuits na may resistive sources. Sa huli, ang mga resulta ng simulasyon mula sa isang halimbawa ng disenyo ng negative capacitance ay pinaghihikayat na ikumpara sa bagong teorya upang kumpirmahin ang epektividad ng bagong disenyo ng proseso.
Source: IEEE Xplore
Statement: Igalang ang orihinal, mga magagandang artikulo na karapat-dapat na ibahagi, kung may labag sa copyright pakiusap ilipat ng tanggalin.