Потегнувањето на резистор се користи во електронски логички кола за осигурување на познато состојба на сигналот. Обично се користи вмestar со транзистори и превключители за да се осигура дека напонот помеѓу земјата и Vcc е активно контролиран кога превключителот е отворен (слично на потегнување на резисторот нагоре).
Ова може да звучи замршено на почеток, па дозволете ми да влезам во пример.
Дигиталното коло има три входни логички состојби; Висока (1), Ниска (0) и пловечка (неопределена). Но дигиталното коло функционира само во високи или ниски состојби.
Во пловечка состојба, дигиталните кола можат да се заблудат помеѓу висока и ниска. Резисторите се користат за ограничување на струјата во колото.
Размислете за дигитално коло што функционира на 5 В. Ако входниот напон се наоѓа помеѓу 2 до 5 В, входната логика на колото е висока. А ако входниот напон е помал од 0.8 В, входната логика е ниска.
Кога входниот напон е помеѓу 0.9 до 1.9 В, колото ќе биде замршено да избере состојба.
Потегнувањето на резисторот надолу или нагоре се користат во дигитални кола за да се избегне оваа ситуација. Во пловечка состојба, потегнувањето на резисторите го задржува логичкиот ниво близу до нула волти кога нема активна врска со колото.
Потегнувањето на резисторот надолу е поврзано со земјата, како што е прикажано на следната слика.
Функционирање на потегнувањето на резисторот надолу
Кога механичкиот превключител е отворен, входниот напон е потегнат до нула (ниско). И дигиталниот пин осигурува ниско состојба.
Кога механичкиот превключител е затворен, входниот напон е потегнат до високо. Во оваа состојба, дигиталниот пин осигурува високо логичко ниво.
Оптерцето на потегнувањето на резисторот надолу мора да биде поголемо од импедансата на колото. Во спротивно, не може да потегне струјата, и неколку волти можат да се појават на входниот пин.
Колото може да функционира во пловечка состојба во оваа состојба, дали превключителот е отворен или затворен.
Необходимото оптерцето за потегнување на резисторот надолу се израчнува со Законот на Охм.
Формулата за израчунување на потегнувањето на резисторот надолу е;
Каде,
VLmax е максимален потребен напон во ниска состојба,
Isource е токот на извор.
На пример, минималниот напон потребен за исклучување на колото е 0.8 В. И токот на извор е 0.5 мА.
Во оваа состојба, можеме да избереме максималното потегнување на резисторот надолу 1.6 кΩ. Меѓутоа, не можеме да користиме повеќе од овој оптерцет.